基于VHDL的单精度浮点FIR滤波器的实现

    在线阅读 下载PDF 导出详情
    摘要 FIR滤波器以其良好的线性性能被广泛应用,它属于数字信号处理的基本模块之一。基于FPGA的FIR滤波器兼顾了实时性、灵活性和可靠性,是嵌入式系统中常用的FIR滤波器实现方法。本文的数据结构采用国际通用的IEEE754单精度浮点数,其计算精度能够满足一般系统的设计要求;而且本文的FIR滤波器实现方法在运算速度和硬件资源上做了较好地权衡,降低了算法对硬件的依赖性,使得本方法可以作为一个通用模块直接嵌入在系统中。
    机构地区 不详
    出版日期 2017年02月12日(中国Betway体育网页登陆平台首次上网日期,不代表论文的发表时间)
    • 相关文献
    Baidu
    map